Выбрать главу

Эти устройства рассеивают около 2 мВт на каждый вход/выход и выпускаются в корпусах TSSOP с 48 выводами и с напряжением питания 2.5 В. Задержка распространения составляет около 3.2 нc.

На рис. 10.11 показано два возможных варианта сопряжения 3.3-вольтовой и 2.5-вольтовой логики. На верхнем рисунке (А) показано прямое включение. Эта схема будет работать, если 2.5-вольтовая ИС обладает устойчивостью к 3.3 В на входе. Если 2.5-вольтовая ИС не является устойчивой к 3.3 В, то может использоваться VCX-преобразователь, как показано на рис. 10.11 (В).

На рис. 10.12 А показано прямое соединение между ИС с напряжениями питания 2.5 В и 3.3 В. Чтобы данная схема работала, выход 2.5-вольтовой микросхемы должен обеспечивать хотя бы 2 В. При отсутствии нагрузки на выходе 2.5-вольтовой микросхемы, вход 3.3-вольтовой ИС соединяется напрямую с шиной +2.5 В через внутреннее сопротивление PMOS транзистора RON. Таким образом обеспечивается запас помехоустойчивости 0.5 В при номинальном напряжении питания 2.5 В. Однако ввиду допустимого 10 %-ного разброса напряжение на шине 2.5 В может упасть до минимума в 2.25 В, и запас помехоустойчивости уменьшается до 0.25 В. Эта схема может тем не менее работать при сравнительно "тихом" окружении, но работать на пределе, если в напряжении источника питания присутствует шум.

Добавление "подтягивающего" резистора сопротивлением 1.6 кОм, как показано на рис. 10.12 В, гарантирует, что напряжение на выходе 2.5-вольтовой ИС не упадет ниже 2.5 В при наличии тока на входе 3.3-вольтового устройства, но запас помехоустойчивости все таки уменьшится при напряжении питания 2.25 В. При скважности 50 % данный резистор добавляет примерно 3.4 мВт рассеиваемой мощности на каждый выход.

Более надежный интерфейс между 2.5-вольтовой и 3.3-вольтовой системами показан на рис. 10.12 С; здесь используется преобразователь VCX. С его помощью решаются все проблемы, связанные с запасом помехоустойчивости, имеющиеся в схемах (А) и (В), и он потребляет около 2 мВт на каждый вход.

Заземление в системах со смешанными сигналами

Уолт Кестер, Джеймс Брайант, Майк Бирн

Современные системы обработки данных обычно содержат в себе устройства со смешанными сигналами (mixed-signal devices), такие как аналого-цифровые преобразователи (АЦП), цифро-аналоговые преобразователи (ЦАП), а также быстродействующие цифровые сигнальные процессоры (DSP). Обработка аналоговых сигналов требует большого динамического диапазона, поэтому возрастает роль высокопроизводительных ЦАП и АЦП. Обеспечение широкого динамического диапазона с низкими шумами во враждебном цифровом окружении возможно только при использовании эффективных приемов проектирования высокоскоростных схем, включающих в себя технически грамотную трассировку сигнала, развязку и заземление.

В прошлом "высокоточные низкоскоростные" схемы обычно рассматривались отдельно от так называемых "высокоскоростных" схем. В том, что касается АЦП и ЦАП, частота отсчетов (или обновления на выходе) обычно рассматривалась как критерий скорости работы схемы. Однако следующие два примера показывают, что на практике большинство современных ИС обработки сигналов являются "высокоскоростными" и поэтому должны рассматриваться как таковые для достижения хороших результатов. Это касается цифровых сигнальных процессоров (DSP), АЦП и ЦАП.

Все АЦП выборки (АЦП со схемой выборки-запоминания), используемые в системах обработки сигналов, работают с достаточно высокоскоростными генераторами тактовых импульсов с малым временем нарастания и спада (обычно несколько наносекунд) и должны рассматриваться как высокоскоростные устройства, даже если их производительность (частота отсчетов) представляется невысокой. Например, 12-разрядный АЦП последовательного приближения (SAR) типа AD7892 работает при внутренней тактовой частоте 8 МГц, тогда как его частота отсчетов составляет только 600 кГц.

Для сигма-дельта (Σ-Δ) АЦП также требуется высокочастотный тактовый генератор, т. к. такие АЦП имеют высокий коэффициент передискретизации. 16-разрядный АЦП AD7722 имеет частоту обновления на выходе (эффективную частоту отсчетов), равную 195 кГц, но в действительности производит выборку с частотой 12.5 МГц (в 64 раза выше). Даже так называемые низкочастотные сигма-дельта (Σ-Δ) АЦП промышленного назначения с высоким разрешением (имеющие частоту обновления на выходе от 10 Гц до 7.5 кГц) работают при тактовой частоте 5 МГц или выше и обеспечивают 24-разрядное разрешение (например, микросхемы фирмы Analog Devices типа AD7730 и AD7731).